ALTERA 双口RAM ALTSYNCRAM模块仿真教程

 时间:2024-10-26 08:09:21

一、

写常挢傣捅地址时钟产生频率可以是读读地址时钟产生频率的2倍4倍,读出的数据还是正确的!

ALTERA 双口RAM ALTSYNCRAM模块仿真教程

4倍,读出的数据还是正确的!

二、读地址产生时钟频率也不能高于写地址产生时钟频率,否则,数据都还没写进去就开始读,结果如上图,没数据输出。

ALTERA 双口RAM ALTSYNCRAM模块仿真教程

ALTERA 双口RAM ALTSYNCRAM模块仿真教程

六、仿真中的注意事项及问题解决

实际电路工作,CLK=20MHZ,2分频后作为读地址时钟,应该注意的是让RAM时钟和写地址的时钟保持一致。否则没有数据输出,或者是输出的数据丢失,主要是因为数据没有写入,也就是多时钟系统中的时钟紊乱问题。进去就开始读,结果如上图,没数据输出。

ALTERA 双口RAM ALTSYNCRAM模块仿真教程

使能信号为低【0】的时候输出数据为零【0】

ALTERA 双口RAM ALTSYNCRAM模块仿真教程

ALTERA 双口RAM ALTSYNCRAM模块仿真教程

OE为1的时候如上图

热门搜索
如何让电脑不休眠 南宁生活 淘宝网怎么注册网店 如何掌控自己的时间和生活 去年元夜时花市灯如昼是什么节日 法律与生活 夫夫生活 如何设置幻灯片背景 拼音音调怎么打出来 10月30日是什么星座